受處理器增加存儲通道的限制,來自人工智慧(AI)和機器學習(ML)工作負載、雲計算和部署於傳統並行連接存儲器上的數據分析的連續計算需求已達到效率的極限。Microchip Technology Inc.(美國微芯科技公司)宣布擴大旗下串行連接存儲控制器產品陣容,推出基於Compute Express Link™(CXL™)的新型SMC 2000系列智能存儲控制器,使CPU、GPU和SoC能夠利用CXL接口連接DDR4或DDR5存儲器。該解決方案可為每個內核提供更大的存儲帶寬和更高的存儲容量,並使現代CPU能夠優化應用工作負載,從而降低數據中心的整體總擁有成本。
低延遲SMC 2000 16x32G和SMC 2000 8x32G存儲控制器的設計符合CXL 1.1和CXL 2.0規範、DDR4和DDR5 JEDEC標準,並支持PCIe® 5.0規範速度。SMC 2000 16x32G是業界容量最大的控制器,有16條通道,運行速度為32 GT/s,支持DDR4-3200或DDR5-4800的兩個通道,從而大大減少了每個存儲通道所需的主機CPU或SoC引腳數量。
典型的CXL連接的存儲模塊包括512 GB或以上存儲器,提供了有效的機制來增加處理內核事務可用的存儲帶寬。這種新的模式轉變讓數據中心運營商能夠根據實際應用需求,部署更廣泛的存儲器與CPU內核的比例,從而提高存儲器利用率,降低總擁有成本。
Microchip數據中心解決方案業務部副總裁Pete Hazen表示:“Microchip很高興向市場推出我們首款基於CXL的串行存儲控制器。我們很早就認定CXL是一項顛覆性技術,對相關標準的制定不可或缺。Microchip在存儲器基礎設施市場持續深耕,致力於提升廣泛的SoC應用的性能和效率,以支持高性能數據中心應用不斷增長的存儲要求。”
CXL聯盟主席Siamak Tavallaei表示:“成立CXL聯盟的初衷是向業界提供一個開放標準,以提升下一代數據中心的性能。我們很高興看到Microchip作為CXL聯盟的重要貢獻者,推出了一款CXL解決方案,有助於為高性能異構計算構建新的生態系統。”
Microchip基於SMC 2000 CXL的存儲控制器採用創新設計,提供可靠性、可用性和可維護性(RAS)功能,將解決方案的效率和性能提升到新的水平。通過CXL連接,SMC 2000外部存儲控制器使CPU或SoC能夠利用具有不同成本、功耗和性能指標的多種介質類型,而無需為每種不同類型介質集成專門的存儲控制器。例如,通過使用帶有DDR-4存儲器的SMC 2000控制器,僅直接支持DDR5的高級CPU現在也可以重新使用DDR-4存儲器擴展。藉助雙重簽名認證和可信平台支持、安全調試和安全固件更新,可確保基於SMC 2000 CXL的控制器系列也能滿足所有關鍵的存儲和企業應用安全需求。
數據中心應用工作負載需要未來的存儲器產品能夠提供與今天基於並行DDR的存儲產品相同的高性能帶寬、低延遲和可靠性。CXL平台是近年來最大的行業顛覆性技術之一,為CPU帶來了新的標準串行接口,可將存儲器擴展到並行DDR接口之外,為數據中心提供更高的效率和性能。
開發工具
為了支持客戶建立符合CXL標準的前沿系統,SMC 2000配備了並行設計導入(design-in collateral)和ChipLink診斷工具,可通過直觀的GUI提供廣泛的調試、診斷、配置和分析工具。
供貨與定價
SMC 2000 16x32G將在2022年第三季度向部分客戶提供樣品。如需了解更多信息,請請聯繫大聯大品佳當地辦事處。